CHERI representa una arquitectura de seguridad de hardware transformadora diseñada para mitigar las vulnerabilidades de seguridad de la memoria, una de las fuentes más importantes de los ciberataques modernos, y proporciona una compartimentación detallada para aumentar la robustez y la resiliencia del software.
EnSilica utilizará la cartera de procesadores CHERI RISC-V de 32 y 64 bits de Codasip como base para desarrollar circuitos integrados System-on-Chip (SoC) específicos para cada cliente. Estas plataformas seguras integrarán procesamiento, hardware de cifrado PQC y clásico, y funcionalidades analógicas y digitales a medida para satisfacer los requisitos precisos de la aplicación final.

Ian Lankshear, director ejecutivo de EnSilica, afirmó: «La ciberseguridad se ha convertido en un reto determinante para los sistemas automovilísticos, industriales y de defensa, con ataques cada vez más sofisticados y de mayor envergadura. Esta asociación sitúa a EnSilica a la vanguardia en el suministro de chips ciberresistentes que combinan la seguridad de la memoria reforzada por hardware de CHERI con la criptografía poscuántica. Al basarnos en los avanzados procesadores CHERI RISC-V de Codasip, podemos ofrecer a los clientes soluciones ASIC completas y específicas para cada aplicación, con seguridad y fiabilidad funcional diseñadas desde cero. Estamos muy contentos de trabajar con Codasip para llevar al mercado esta nueva generación de silicio de confianza».

El Dr. Ron Black, director ejecutivo de Codasip, añadió: «La asociación ayudará a liberar todo el potencial de nuestras CPU CHERI RISC-V de 32 y 64 bits de última generación. Desarrollados de acuerdo con las normas de seguridad funcional ISO 26262 y de ciberseguridad ISO 21434, nuestros procesadores vienen con un ecosistema completo que incluye la cadena de herramientas CHERI, CHERI Linux y CHERI RTOS. Al combinar esto con la experiencia de EnSilica en ASIC, podemos acelerar la adopción de la seguridad basada en CHERI en aplicaciones de misión crítica».