Tradicionalmente, los diseños basados en FPGA requerían placas base muy especializadas, a menudo adaptadas a una arquitectura de silicio específica. El estándar oHFM introduce un pin-out armonizado y una filosofía de interfaces que complementa la oferta de los principales fabricantes de silicio. Esto permite a los desarrolladores escalar más fácilmente sus diseños entre diferentes clases de rendimiento y fabricantes, reduciendo la complejidad del diseño y acelerando el tiempo de salida al mercado.
“El estándar oHFM es un gran paso adelante para crear un ecosistema colaborativo para las tecnologías FPGA”, afirma Ansgar Hein, presidente de SGET. “Al armonizar interfaces y formatos, proporcionamos a la industria la misma flexibilidad modular y escalabilidad que ha impulsado la innovación en los mercados ARM y x86 durante años”.
Dos caminos, un estándar: oHFM.c y oHFM.s
Para satisfacer los diversos requisitos de aplicaciones industriales, médicas y otras, el estándar oHFM ofrece dos variantes distintas pero armonizadas:
oHFM.c (con conector): Optimizado para alto rendimiento y modularidad. Utiliza conectores de alta velocidad placa a placa y ofrece cuatro tamaños escalables (S a XL). Es ideal para prototipado, alta densidad de E/S y actualizaciones sencillas en campo.
oHFM.s (soldable): Diseñado para producción de gran volumen y sensible a costes. También disponible en cuatro tamaños (S a XL), utiliza tecnología Solder-on-Module para máxima robustez mecánica y un diseño de perfil bajo.
La especificación oHFM está diseñada para ser duradera en el tiempo. Es compatible tanto con FPGAs de bajo consumo como con SoC-FPGAs de alto rendimiento con SERDES PAM4 de 112 Gbps e integraciones de ADC/DAC RF. Con cinco tamaños escalables (de Small a Extra Large), oHFM ofrece una hoja de ruta preparada para el futuro en computación edge con IA, infraestructuras 5G/6G y procesamiento avanzado de señales.
El camino de oHFM es una invitación abierta a toda la industria. SGET anima a desarrolladores, fabricantes de silicio e integradores de sistemas a contribuir a este estándar en evolución. Las guías de diseño detalladas y las plataformas de referencia están actualmente en proceso de finalización.

