Tel.: +34 91 706 56 69
Poema Sinfónico, 27. Esc B. Planta 1 Pta 5
28054 (Madrid - SPAIN)
e-mail: gm2@gm2publicacionestecnicas.com ó consultas@convertronic.net
Altera Corporation y ARM han anunciado que, tras un acuerdo de carácter exclusivo, ambas compañías han desarrollado conjuntamente un paquete de herramientas de software embebido DS-5 con capacidad de depuración especialmente adaptada para las FPGA de los dispositivos SoC de Altera.
El paquete de herramientas ARM® Development Studio 5 (DS-5™) Altera Edition está diseñado para eliminar la barrera de depuración existente entre el subsistema de CPU con doble núcleo integrado y la estructura de la FPGA en los dispositivos SoC de Altera. Al combinar el depurador multinúcleo más avanzado para la arquitectura ARM y la capacidad de adaptación a la lógica que contiene la FPGA, el nuevo paquete de herramientas proporciona a los desarrolladores de software embebido un nivel sin parangón de visibilidad y control de todo el chip mediante el interface de usuario estándar DS-5.
Los dispositivos SoC de Altera combinan un procesador ARM Cortex-A9 de doble núcleo y la lógica FPGA en un solo dispositivo, aportando así a los usuarios la potencia y la flexibilidad necesarias para crear versiones SoC programables en el entorno de aplicación al implementar periféricos definidos por el usuario y aceleradores de hardware en la estructura de la FPGA. Altera suministra actualmente muestras iniciales de sus dispositivos SoC Cyclone V.
El paquete de herramientas ARM Development Studio 5 (DS-5) Altera Edition se adapta dinámicamente a las configuraciones de la FPGA en el SoC para cada cliente con el fin de extender plenamente la capacidad de depuración embebida más allá de los límites de la CPU-FPGA y de unificar toda la información de depuración del software de los dominios de la CPU y la FPGA con el interface de usuario estándar DS-5. Cuando se une a la capacidad de depuración multinúcleo avanzada del depurador DS-5 y se conecta al analizador lógico Quartus II SignalTap para múltiples disparos, el paquete de herramientas ofrece un nivel sin parangón de visibilidad y control de depuración que aporta un notable aumento de la productividad.
El paquete de herramientas ARM DS-5 ofrece el depurador multinúcleo más avanzado del mercado para la arquitectura ARM. Ofrece la depuración de sistemas que apliquen configuraciones de sistema con multiproceso asimétrico (asymmetric multiprocessing, AMP) y multiproceso simétrico (symmetric multiprocessing, SMP). Se utiliza con frecuencia para generar tarjetas, desarrollo de drivers, portabilidad del sistema operativo, desarrollo de aplicaciones desde cero y Linux mediante interfaces de depuración JTAG y Ethernet, y ofrece conocimientos sobre Linux y sistemas operativos en tiempo real.
Principales características y ventajas:
El paquete de herramientas ARM DS-5 Altera Edition incorpora estas funciones:
• Su capacidad de depuración de software se adapta para incluir los dispositivos periféricos programados por el desarrollador en la estructura de la FPGA, ofreciendo así una visión completa del mapa de memoria de registro de periféricos tanto en hardware como en software de todo el SoC.
• El depurador DS-5 visualiza simultáneamente los datos de depuración/exploración para los núcleos del procesador Cortex-A9 y los núcleos lógicos a medida conformes a CoreSight™ implementados en la estructura de la FPGA.
• El cable de depuración USB Blaster JTAG de Altera es compatible con el depurador DS-5 y con otras herramientas de Altera basadas en JTAG para el dispositivo SoC de Altera.
• Permite la captura y visualización, de forma no intrusiva, de eventos de señal en la estructura de la FPGA que pueden relacionarse a lo largo del tiempo con eventos de software y la exploración de instrucción del procesador.
• Ofrece soporte a múltiples disparos avanzados de hardware a nivel de señal entre los dominios de la CPU y de la lógica de la FPGA, lo que permite la codepuración en los dominios de hardware/software.
• Incluye el analizador de rendimiento DS-5 Streamline, que interrelaciona los hilos de software y la información sobre el evento con contadores de hardware del SoC y la FPGA, permitiendo así la identificación y corrección de cuellos de botella a nivel de sistema.
Suscripción papel: 180,00.- € (IVA inc.)
Suscripción PDF: 60,00.- € (IVA inc)
Power Integrations ha presentado un nuevo miembro de su familia InnoMux™-2 de circuitos integrados de fuente de alimentación offline de una sola...
Melexis presenta el MLX92235, un conmutador de efecto Hall de potencia ultrabaja con las mejores tolerancias de su clase para una frecuencia de...
Mecter se complace en anunciar el lanzamiento de los nuevos circuitos integrados periféricos de teclas táctiles de Holtek, la serie BS21xC-x. Estos...
La rápida transición hacia medios de transporte climáticamente neutros y energéticamente eficientes supone una contribución importante a un futuro...
Suscríbete a nuestro boletín de noticias